74LVC1G125GW - Bus Puffer / Leitungstreiber; 3-Staat - N

74LVC1G125GW - Bus Puffer / Leitungstreiber; 3-Staat - N

original-Preis: 0,01 USD
Shenzhen, China
Produktionskapazität:
1000000 Stück / Monat
Shenzhen, China
Anonym
0086-755-25619391
keiven wu
Kontaktperson

Basisdaten

Ort der Herkunft Guangdong China (Mainland)
Marke NXP
Modell-Nummer 74LVC1G125GW
NXP Semiconductors Product specification Bus buffer/line driver; 3-state 74LVC1G125 FEATURES · Wide supply voltage range from 1.65 V to 5.5 V · High noise immunity · Complies with JEDEC standard: – JESD8-7 (1.65 V to 1.95 V) – JESD8-5 (2.3 V to 2.7 V) – JESD8B/JESD36 (2.7 V to 3.6 V). · ±24 mA output drive (VCC = 3.0 V) · CMOS low power consumption · Latch-up performance exceeds 250 mA · Direct interface with TTL levels · Inputs accept voltages up to 5 V · Multiple package options · ESD protection: – HBM EIA/JESD22-A114-B exceeds 2000 V – MM EIA/JESD22-A115-A exceeds 200 V. · Specified from -40 °C to +85 °C and -40 °C to +125 °C. DESCRIPTION The 74LVC1G125 is a high-performance, low-power, low-voltage, Si-gate CMOS device, superior to most advanced CMOS compatible TTL families. The input can be driven from either 3.3 V or 5 V devices. This feature allows the use of this device in a mixed 3.3 V and 5 V environment. This device is fully specified for partial power-down applications using Ioff. The Ioff circuitry disables the output, preventing the damaging backflow current through the device when it is powered down. The 74LVC1G125 provides one non-inverting buffer/line driver with 3-state output. The 3-state output is controlled by the output enable input (OE). A HIGH level at pin OE causes the output to assume a high-impedance OFF-state. QUICK REFERENCE DATA GND = 0 V; Tamb = 25 °C; tr = tf £ 2.5 ns. Notes 1. CPD is used to determine the dynamic power dissipation (PD in mW). PD = CPD ´ VCC 2 ´ fi ´ N + S(CL ´ VCC 2 ´ fo) where: fi = input frequency in MHz; fo = output frequency in MHz; CL = output load capacitance in pF; VCC = supply voltage in Volts; N = total switching outputs; S(CL ´ VCC 2 ´ fo) = sum of the outputs. 2. The condition is VI = GND to VCC. SYMBOL PARAMETER CONDITIONS TYPICAL UNIT tPHL/tPLH propagation delay input A to output Y V

Lieferbedingungen und Verpackung

Packaging Detail: paper package Delivery Detail: 3days
Hafen: SHENZHEN

Zahlungsbedingungen

Telegraphic transfer

MoneyGram

Western Union

Фотографии

    Passwortwiederherstellung
    Um Ihr Passwort wiederherzustellen, geben Sie hier Ihre EMail-Adresse ein, mit der Sie sich bei uns registriert haben:
    Der Code zum Zurücksetzen des Passworts wurde an Ihre E-Mail gesendet.
    Код уже был отправлен Вам ранее.
    Вы можете ввести его в поле выше, или получить новый код через сек.
    Es ist ein Fehler aufgetreten. Bitte überprüfen Sie Ihre EMail-Adresse und versuchen Sie es nochmal.
    Ваш новый пароль:

    Name ist leer


    Выберите страну доставки

    Sie haben keine Nachricht geschrieben

    Durch das Anklicken des Buttons "Abschicken" erklären Sie sich einverstanden, daß Ihre Daten zur Bearbeitung Ihres Anliegens verwendet werden. Weitere Informationen und Widerrufshinweise finden Sie in der Dateschutzerklärung.

    Ihre Nachricht wurde versendet!

    Schließen

    1
    Рынок B2B
    Cancel Close
      Mehr zeigen zuklappen
        Regionsuche
        Weltweit
        Категории
          Produktbezeichnung